作者: 深圳市昂洋科技有限公司發(fā)表時間:2026-02-09 14:40:28瀏覽量:101【小中大】
三星高頻低損耗陶瓷電容(如COG/NPO介質(zhì)類型)在光模塊中可通過材料特性優(yōu)化、布局設(shè)計優(yōu)化及多電容協(xié)同配置等策略,顯著提升電源完整性與EMI性能,具體優(yōu)化方向及效果如下:

一、材料特性優(yōu)化:高頻低損耗的物理基礎(chǔ)
介質(zhì)材料選擇
COG/NPO介質(zhì):溫度系數(shù)±30ppm/℃,容量穩(wěn)定性極佳,在-55℃至125℃范圍內(nèi)容量變化極小,適用于光模塊中振蕩器、高頻耦合等場景。
X7R介質(zhì):兼顧成本與性能,溫度范圍-55℃至125℃內(nèi)容量變化±15%,適用于DC-DC轉(zhuǎn)換器輸出濾波。其10年容量漂移率<1%,確保光模塊長期可靠性。
低損耗設(shè)計
三星采用納米級陶瓷粉末與高精度積層工藝,單層厚度<2μm,實現(xiàn)1206尺寸下100層以上堆疊,大幅提升容量密度同時降低介質(zhì)損耗(tanδ<2%)。
軟端子技術(shù)(如車載級產(chǎn)品)通過柔性端子吸收機械應(yīng)力,確保5mm彎曲強度,適應(yīng)光模塊振動環(huán)境。
二、布局設(shè)計優(yōu)化:降低回路電感與阻抗
就近布局原則
電容需緊貼光模塊電源引腳(目標(biāo)距離<5mm),減少電流回路路徑。例如,在FPGA板設(shè)計中,將0.1μF電容放置在距離IC引腳0.5mm以內(nèi),可使回路電感降低80%,抑制高頻輻射干擾。
采用“地-信號-地”屏蔽結(jié)構(gòu),在關(guān)鍵信號線兩側(cè)布置電容,降低共模干擾。
過孔與走線優(yōu)化
電源/地過孔緊鄰電容引腳,縮短物理距離;采用多對過孔并聯(lián)設(shè)計,通過增加并聯(lián)路徑減少總電感。
使用短而寬的走線連接電容與過孔(寬走線降低單位長度電感,短走線減少總電感累積)。
優(yōu)先將電容放置在PCB頂層或底層,靠近電源/地平面,利用薄介質(zhì)層(如3mil)降低平面間阻抗。
三、多電容協(xié)同配置:覆蓋寬頻帶噪聲抑制
容值組合策略
高頻段(>100MHz):選用0.01μF或0.001μF小尺寸電容(如0402/0201),利用其低ESL特性抑制高頻噪聲。
中頻段(10MHz-100MHz):采用0.1μFMLCC陶瓷電容,平衡容量與高頻響應(yīng)。
低頻段(<10MHz):使用10μF鉭電容或陶瓷電容,提供大容量儲能。
自諧振頻率(SRF)匹配
電容阻抗呈“V”型曲線,在SRF處阻抗最低。通過組合不同容值電容(如0.1μF+10μF),使SRF點覆蓋光模塊工作頻段(如155Mbps至400Gbps),實現(xiàn)寬頻帶濾波。
四、EMI抑制強化:滿足嚴(yán)苛標(biāo)準(zhǔn)
差模干擾抑制
在光模塊電源輸入端并聯(lián)10nF/1kVC0G陶瓷電容,可降低150kHz-1MHz差模噪聲20dB,滿足CISPR22ClassB標(biāo)準(zhǔn)。
在Buck電路開關(guān)管源極與地之間串聯(lián)10Ω/100MHz磁珠,抑制500kHz-1MHz頻段干擾。
共模干擾抑制
在變壓器初級與次級間加裝Y電容(2.2nF/250V),降低1-5MHz共模噪聲15dB。
在PCB內(nèi)層設(shè)置電源/地平面,通過20H原則控制邊緣輻射,結(jié)合近場探頭掃描定位熱點,優(yōu)化電容布局(如將0.1μF電容從邊緣移至功率器件正下方,使100MHz處場強降低12dB)。